有線機頂盒C5800B解碼板 詳情解析
解碼板 正面 反面實物圖如下
一、主要集成電路名稱
二、部分器件說明
FLASH ROM是8Mbit的快閃存儲器,在系統控制電路中用作程序存儲器,片內固化有機器的控制程序,用於實現機器的各種控制功能軟件。C5800B機內FLASHROM有23根地址線A0~A22、16根數據線D0~D15、控制信號線W、G、BYTE、REST、E、NC,它的讀、寫信號接在CPU的外部控制總線上,可由CPU直接對其進行讀、寫操作。
RAM(SDRAM)是16Mib的動態數據存儲器,本機使用了兩片SDRAM,一片用作系統控制電路的數據存儲器,另一片用作解碼數據緩衝存儲器和幀存儲器。在數據存儲器中,一部分用來存儲執行程序所需要的各種數據,一部分存儲傳輸碼流中的專用數據,還有一部分用來存儲OSD數據。HY57V281620有16根數據線DQ0~DQ15、有12根地址線A0~A11、控制信有WE、CS、CAS、RAS、LDQM、CLK、CKE。
注;CPU從DROM讀取數據要比從ROM中讀取數據快得多,若將程序放在放在DRAM中,就可以大大加快程序的執行速度,但由於DRAM在斷電後不能保存存儲的數據,因此無法將程序長期駐留(即固化)在存儲器中。解決這個問題辦法是先將程序固化在FLASH或E²PROM中。機器開始工作時再將程序下載到DRAM中,CPU直接從DRAM中讀取程序執行。機器在進行解複用和解碼時都要求很高的速度執行程序,一般的EEPROM或FLASH都無法達到這個速度。因此都要將程序下載到SDRAM中去執行。
E²PROM 本機所使用的24C64是一種具有8KByte存儲空間的電可擦除的EEPROM,它以串行方式傳輸數據,CPU通過I²C總線與它進行通信。在本機中,24C64主要存儲下行頻率、符號率、、音視頻PID、圖文PID等頻道參數。
主芯片QAMI5516主要由傳輸流解複用器(TSD)、DVB解擾器、MPEG應音視頻解碼器、OSD控制器、嵌入式CPU、DRAM控制器及各種接口電路組成。
解複用器(TSD)和解碼器是數字機頂盒的核心部分。
1、TSD
由於傳輸流是一種包含了多種成分的複用碼流,即MCPC、SCPC都存在節目的音頻、視頻和傳輸數據等部分。目前MPEG-2只能解碼單個音頻、視頻信號,因此解碼前必須對傳輸碼流解用,將其分解成只包含音頻或視頻的基本碼流。
解複用器包括傳輸流解複用器和節目流解複用器。前者用來將MCPC中的多套節目分解成只含一套節目的節目流,後者用來將節目分解成只含有音頻、視頻和傳輸數據的基本碼流。
3、MPEG-2
MPEG-2包括音視頻解碼器、OSD控制器、信道接口、視頻顯示接口和音頻PCM接口等電路。
MPEG-2視頻解碼通過主類和主級解碼器內的VLC、檢測視頻PES包中的包頭,提取控制信息按編碼格式分解碼流送DCT¯在反量成宏塊;此時運動補償單元從DRAM中讀參考幀塊數據,然後和來自DCT的宏塊相加還原成編碼壓縮前的原始圖象數據最後按ITU-R601建議格式的視頻數據輸出。音頻解碼和視頻相識但輸出的是PCM立體聲數據。
高頻頭
高頻頭各引腳功能情況如下表:
(1)解諧器(Tuner)由前置放大器、變頻器、鎖相環(PLL)、帶通濾波器、中頻放大器、AGC電路和移相器組成。它用來將接收到的RF信號,進行放大、濾波和二次變頻,將其轉換成第二中頻信號。
(2)QAM解調器包含A/D轉換器、QAM(正交幅度調製)解調器、Viterbi解碼器和前向糾錯單元,A/D轉換器用來將調諧器輸出的I、Q信號轉換成兩路字長6bit的數字信號,在QAM解調器解調經過QAM方式調製信號,再經過Viterbi解碼、去交織和解擾後,輸出標準的TS傳輸碼流。
系統控制電路由CPU、程序存儲器、據存儲器、總線收發器、地址譯碼器和各種接口電路組成的控制電路是機器的控制中心,起主要作用是控制和協調各部分電路工作,完成整機系統的初始化和測試、安全處理、通信口協議處理及PSI表管理等任務。按照設計的程序完成機器的各種功能,以及通過操作面板接口和顯示面板接口與使用者進行人機對話。
智能讀卡器的原理圖如下: