電源去耦是什麼意思?
電子 技術 電路中 電源去耦是個什麼概念?為什麼要去耦?什麼作用?一定採納
各種電路共用一個電壓源,干擾信號會通過電源迴路耦合到電路中,在各個電路的電源端加退耦電容,使干擾信號接地。
wenku.baidu.com/...9.html
電路的去耦是什麼意思?
阻止從一電路交換或反饋能量到另一電路
防止發生不可預測的反饋,影響下一級放大器或其它電路正常工作。
例如:
使用一個共發射極接法三極管,由於Vcc有內阻,當基極輸入交流信號,會在電源Vcc電流(基極集電極電流和)會產生交流功流,從而影響偏置端基極。導致輸出端電壓不穩定。通常的解決辦法是使用電容對Vcc交流接地,取出此影響。這個解決辦法叫做去耦。
去耦電路怎麼理解?
首先說一下電容器的特性,通交流隔斷直流。因此可以這樣理解對直流電的阻抗趨於無群大對交流電的阻抗趨於0。這是理想的特性,事實是電容也存在容抗的,即對信號存在衰減。同一個電容在不同頻率下容抗也不一樣,不同容量電容在同一頻率下容抗也不同,那怎麼衡量容抗的大小呢,這就要引入容抗公式: Xc = 1 / 2 π f c
Xc:表示容抗 π:圓周率3.14 f :為通過電容的頻率 c :為電容的容量
從這個公式中我們就可以知道不同容量的電容在不同頻率下的特性了,即大容量的電容對低頻信號容抗小,小容量的電容對高頻信號容抗小,知道這個特性後就不難理解退耦的原理了。
電源去耦和電源濾波是一回事嗎?
不相同,電源濾波使用的是大容量的電解電容,是用來去除直流電中工頻波形(50Hz-100Hz)減小直流電的波動程度,即起平滑波形的作用;去耦電容的容量很小,通常為0.01-0.1uF,是用來濾除電路在工作時產生的高頻諧波成分。這裡要注意,大容量的電解電容是無法濾除高頻諧波成分的。
什麼是去耦電容?
1,耦合,有聯繫的意思.2,耦合元件,尤其是指使輸入輸出產生聯繫的元件.3,去耦合元件,指消除信號聯繫的元件.4,去耦合電容簡稱去耦電容.5,例如,晶體管放大器發射極有一個自給偏壓電阻,它同時又使信號產生壓降反饋到輸入端形成了輸入輸出信號耦合,這個電阻就是產生了耦合的元件,如果在這個電阻兩端並聯一個電容,由於適當容量的電容器對交流信號較小的阻抗(這需要計算)這樣就減小了電阻產生的耦合效應,故稱此電容為去耦電容.從電路來說,總是存在驅動的源和被驅動的負載.如果負載電容比較大,驅動電路要把電容充電、放電,才能完成信號的跳變,在上升沿比較陡峭的時候,電流比較大,這樣驅動的電流就會吸收很大的電源電流,由於電路中的電感,電阻(特別是芯片管腳上的電感,會產生反彈),這種電流相對於正常情況來說實際上就是一種噪聲,會影響前級的正常工作.這就是耦合.去藕電容就是起到一個電池的作用,滿足驅動電路電流的變化,避免相互間的耦合干擾.旁路電容實際也是去藕合的,只是旁路電容一般是指高頻旁路,也就是給高頻的開關噪聲提高一條低阻抗洩防途徑.高頻旁路電容一般比較小,根據諧振頻率一般是0.1u,0.01u等,而去耦合電容一般比較大,是10u或者更大,依據電路中分佈參數,以及驅動電流的變化大小來確定.去耦和旁路都可以看作濾波.正如ppxp所說,去耦電容相當於電池,避免由於電流的突變而使電壓下降,相當於濾紋波.具體容值可以根據電流的大小、期望的紋波大小、作用時間的大小來計算.去耦電容一般都很大,對更高頻率的噪聲,基本無效.旁路電容就是針對高頻來的,也就是利用了電容的頻率阻抗特性.電容一般都可以看成一個RLC串聯模型.在某個頻率,會發生諧振,此時電容的阻抗就等於其ESR.如果看電容的頻率阻抗曲線圖,就會發現一般都是一個V形的曲線.具體曲線與電容的介質有關,所以選擇旁路電容還要考慮電容的介質,一個比較保險的方法就是多並幾個電容.去耦電容在集成電路電源和地之間暢有兩個作用:一方面是本集成電路的蓄能電容,另一方面旁路掉該器件的高頻噪聲.數字電路中典型的去耦電容值是0.1μF.這個電容的分佈電感的典型值是5μH.0.1μF的去耦電容有5μH的分佈電感,它的並行共振頻率大約在7MHz左右,也就是說,對於10MHz以下的噪聲有較好的去耦效果,對40MHz以上的噪聲幾乎不起作用.1μF、10μF的電容,並行共振頻率在20MHz以上,去除高頻噪聲的效果要好一些.每10片左右集成電路要加一片充放電電容,或1個蓄能電容,可選10μF左右.最好不用電解電容,電解電容是兩層薄膜捲起來的,這種捲起來的結構在高頻時表現為電感.要使用鉭電容或聚碳酸酯電容.去耦電容的選用並不嚴格,可按C=1/F,即10MHz取0.1μF,100MHz取0.01μF.還是要補充一點.旁路是把輸入信號中的干擾作為濾除對象,而去耦是把輸出信號的干擾作為濾除對象,防止干擾信號返回電源.這應該是他們的本質區別,不知道前面諸位仁兄為何不提這個.所謂“去耦”的得名,前面已經說的非常清楚;所謂“旁路”,就是給高頻噪聲一條低阻的釋放途徑.有點馬其諾防線的意思.
電源去耦電容為何要接近IC電源引腳?
簡單來說,減少寄生電感,減少LdI/Dt引起的芯片電源端電壓降。在高速電路,得到更好的去耦效果。 查看更多答案>>